RISC-V中国芯突破!睿思芯科灵羽处理器打破高性能“不可能三角”

近日,中国RISC-V领域迎来重大突破,芯片设计企业睿思芯科在深圳发布了中国首款全自研高性能RISC-V服务器处理器——灵羽处理器。 这标志着中国在服务器处理器自主研发领域迈出了关键一步,有望打破长期以来该领域被国外技术垄断的局面。

RISC-V中国芯突破!睿思芯科灵羽处理器打破高性能“不可能三角”

发布会现场,睿思芯科还举行了用户启航仪式,共同庆祝这一里程碑时刻。服务器处理器是芯片设计领域的“珠穆朗玛峰”,它不仅对算力、功耗、接口等性能指标有极高要求,还需兼顾生态兼容性、稳定性和安全性。长期以来,国产厂商在该领域面临重重挑战。

RISC-V指令集架构的出现,为中国芯片产业的发展带来了新的机遇。RISC-V源自加州大学伯克利分校,以其开源、模块化和可定制的特性,打破了传统架构的授权限制和地缘政治风险。 最初,RISC-V主要应用于AIoT、MCU等轻量级场景,如今已逐渐扩展到高性能服务器处理器领域,成为全球计算架构变革的重要力量。睿思芯科正是这股变革中的一支重要中国力量。

睿思芯科的创始人、董事会主席兼CEO谭章熹博士是RISC-V发明者David Patterson教授的关门弟子,也是唯一的大陆博士生。基于伯克利的先进方法,结合其十余年对RISC-V的深入研究和实践,他带领团队建立了一套快速迭代的微架构和软硬件一体设计工艺协同优化的完整技术体系,为灵羽处理器的成功研发奠定了坚实基础。

灵羽处理器的发布,打破了国产服务器处理器领域长期存在的“不可能三角”——高性能、CPU核心自主研发和SoC芯片自主研发难以兼得的困境。这款处理器不仅具备高性能,还拥有高度的自主性,是首款具备实际应用能力的国产服务器处理器。从行业角度来看,这一突破有望加速国内服务器芯片的国产化替代进程,降低对海外技术的依赖。

要理解灵羽处理器的意义,需要回顾精简指令集(RISC)的发展历程。上世纪80年代,RISC架构诞生,其核心理念是通过更简洁、高效的指令架构,提升芯片在面积和功耗受限场景下的执行效率。从MIPS、SPARC、PowerPC到ARM,RISC架构推动了计算从工作站、PC走向移动计算和智能终端。

RISC-V中国芯突破!睿思芯科灵羽处理器打破高性能“不可能三角”

睿思芯科的董事会副主席容志诚博士,是精简指令集发展历程的亲历者。他早年在加州大学伯克利分校师从“现代计算机架构之父”David Patterson教授,深度参与了RISC-I与RISC-II两代架构的演进。随后,他在Sun Microsystems创立了首个64位UltraSPARC精简指令集处理器团队,并成为SPARCv9 64位指令集架构国际标准起草者之一。之后,容志诚博士加入英特尔,担任英特尔中国首席技术官,并创立了英特尔中国研发中心。他的经历见证了RISC架构的产业更迭,并拥有超过60项专利,应用于微处理器和计算机制造技术。

谭章熹博士和容志诚博士的经历表明,睿思芯科汇聚了RISC-V领域顶尖的人才。谭章熹博士从清华大学毕业后赴伯克利深造,参与了RISC-V指令集的设计、标准制定与验证推广。毕业后,他加入Pure Storage公司,参与了关键产品FlashBlade的设计。2017年,他在硅谷创立了自动驾驶芯片公司OURS Technology,并在短时间内成功将其出售给美国自动驾驶独角兽Aurora。

RISC-V中国芯突破!睿思芯科灵羽处理器打破高性能“不可能三角”

2018年,谭章熹博士回国创业,在深圳创办睿思芯科,专注于RISC-V芯片产品的研发。他立下了“希望每一行处理器代码都由中国人写出来”的目标。在他看来,芯片属于工程科学,必须走出实验室,走向产业,才能实现真正的工程迭代和长期突破。

灵羽处理器是睿思芯科多年技术积累的结晶,专为高密度推理场景设计,如大语言模型。其性能指标已能与Intel和AMD等主流服务器处理器相媲美。在性能和能效比方面,灵羽处理器基于公司自研的CPU IP和NoC(片上网络)IP,采用“一芯双核”架构,即32核高性能通用CPU加8核智算LPU,实现了先进的乱序执行、高速数据通路与Mesh互联结构。同时,通过软硬件结合的设计-工艺协同优化,显著提升了运算中的能效比,优化了总体拥有成本(TCO)。

在内存与I/O架构上,灵羽处理器也进行了全面升级,支持DDR5高速内存、PCIe 5.0标准和CXL 2.0协议,提供高达8路互联能力。这使其能够满足大模型时代多种新型计算需求,包括20盘以上NVMe全闪存储服务器、8卡GPU直连、最高320核高密度算力以及多达6张400Gbps高性能网卡等复杂部署环境。灵羽处理器还具备企业级RAS特性,满足RISC-V服务器标准,内置专用管理核心并支持动态调节,保障高负载运行的稳定性,满足企业级数据中心需求。

灵羽处理器的发布,不仅展现了睿思芯科在高性能RISC-V处理器领域的技术领先优势,也展示了其基于CPU核心与NoC结构的全面自研能力,以及通过软硬件一体化设计的协同优化体系,实现高性能、高自主、高完整度的能力。

在发布灵羽处理器之前,睿思芯科已通过多个差异化CPU核心IP产品持续积累核心优势。2022年中发布的V7 DSP是全球首个将向量核引入专业音频DSP领域的产品,已在国际头部客户中集成量产。2022年底发布的P600则是业内首批商用支持RVV 1.0向量扩展的高性能处理器IP,采用乱序多发射架构,支持DDR5、PCIe Gen5等高带宽接口,已被用于多个数据中心场景。P600架构中的乱序执行、Mesh NoC以及SoC级的性能调优机制,也是灵羽处理器的重要技术基石。

睿思芯科的产品路径表明,在RISC-V的开放体系下,企业可以真正参与架构演化,基于自主技术快速响应新需求,而不是像X86或ARM体系那样只能依赖外购IP等待更新。这种开放性为中国芯片产业打开了一扇真正意义上的“自主可控”之门,为国产芯片的差异化竞争提供了可能。

从伯克利实验室到深圳高性能服务器,从SPARC到RISC-V,从一个人的技术延续到一代人的工程体系,精简指令集的故事在中国迎来了新的转折点。睿思芯科与灵羽处理器的成功,是中国芯片产业的一次重大突破,也是全球计算架构变革中的一个重要里程碑,预示着中国将在RISC-V领域发挥更加重要的作用。

免责声明:本网站内容主要来自原创、合作伙伴供稿和第三方自媒体作者投稿,凡在本网站出现的信息,均仅供参考。本网站将尽力确保所提供信息的准确性及可靠性,但不保证有关资料的准确性及可靠性,读者在使用前请进一步核实,并对任何自主决定的行为负责。本网站对有关资料所引致的错误、不确或遗漏,概不负任何法律责任。任何单位或个人认为本网站中的网页或链接内容可能涉嫌侵犯其知识产权或存在不实内容时,可联系本站进行审核删除。
(0)
AI快讯网编辑-青青AI快讯网编辑-青青
上一篇 2025年 4月 9日 下午10:01
下一篇 2025年 4月 9日 下午11:01

相关推荐

发表回复

您的邮箱地址不会被公开。 必填项已用 * 标注

欢迎来到AI快讯网,开启AI资讯新时代!